AMD 很高興宣布 Spartan UltraScale+ 系列的首批元件現已投入量產,其中 SU10P、SU25P 和 SU35P 三款元件目前已開放訂購,並在 AMD Vivado 設計套件 2025.1 中提供量產元件支援。
AMD Spartan UltraScale+ FPGA 元件開始量產
AMD 成本最佳化產品組合中的新品專為需要高 I/O、低功耗和最先進安全功能的成本敏感型邊緣應用而打造,為經過驗證的 UltraScale+ FPGA 和自行調適 SoC 產品組合帶來了現代化的連接能力、後量子密碼等功能。
首批最低密度元件的量產出貨,標誌著經過驗證的小型 FPGA 解決方案在入門及中階市場的重要里程碑。
為快速上市奠定堅實基礎
尋求成本最佳化、緊湊型 FPGA 的工程師也期望簡單易用性以及快速的上市時程。他們需要可程式化設計邏輯、高 I/O、強大的安全性以及世界級的可靠性。此外,他們更需要能夠實現一鍵式時序收斂和快速除錯功能的工具。最重要的是,他們需要低風險的上市路徑。Spartan UltraScale+ FPGA 由業界領導者採用經過驗證的 UltraScale+ 技術打造,正能滿足這些需求。
透過 Spartan UltraScale+ FPGA,AMD 以其成熟的 UltraScale+ FPGA 架構著手,該架構提供了效能與低功耗的出色平衡,並具有較長的產品生命週期。在連接性方面,Spartan UltraScale+ FPGA 結合了高密度輸入/輸出 (HDIO) 以實現豐富的 3.3V I/O 支援,同時還有新的高速 XP5IO,並提供業界最高的 I/O 與邏輯比例,由高效能和低功耗架構提供支援。設計人員還可以透過 AMD Vivado 設計套件實現快速設計收斂和跨專案的輕鬆重複使用,該設計套件支援超過 160 款 AMD FPGA 和自行調適 SoC。在板級控制和 I/O 擴展等應用中,時脈速度很少超過 150 MHz,使用者可以實現一鍵式時序收斂,從而快速完成設計反覆運算。對於需要更高效能的機器視覺、工業和醫療應用,Spartan UltraScale+ FPGA 能提供比競爭對手兩個速度等級的優勢。
為成本敏感型應用提供全新功能
在此經過驗證的基礎上,Spartan UltraScale+ FPGA為AMD成本最佳化產品組合帶來多項新進展:
- 最先進的安全性,內建硬 IP,採用 NIST 認證的演算法實現後量子密碼。這不僅實現了安全的元件配置,更支援使用者存取專用密碼資源,包括真亂數生成器 (TRNG)、物理不可複製功能 (PUF)、安全雜湊等。
- 整合式記憶體控制器,支援高達 4266 Mb/s 的 LPDDR4X/5,採用32位元介面,可節省高達 15 kLC,讓設計人員能夠轉向更小的元件,進一步降低功耗和成本。
- 全新 XP5IO 類別支援高達 1.8 Gb/s 的低電壓差分訊號 (LVDS)、3.2 Gb/s MIPI D-PHY 及其他高速差分介面。
- 符合 PCIe Gen4 標準的硬 IP,支援終端和根埠應用。
- 8 通道 SPI 介面支援,可從外部快閃記憶體實現更快的配置和資料傳輸速率。
如同其他 AMD 成本最佳化元件,Spartan UltraScale+ FPGA 的支援包含在免費的 AMD Vivado 設計套件標準版中,可在單一工具中完成從模擬到驗證的所有工作。請至 AMD 官方網站下載 Vivado 設計套件。